Lè MOSFET a konekte ak otobis la ak tè chaj, yo itilize yon switch segondè vòltaj bò. Souvan P-chanèlMOSFET yoyo itilize nan topoloji sa a, ankò pou konsiderasyon kondwi vòltaj. Detèmine Rating aktyèl la Dezyèm etap la se chwazi evalyasyon aktyèl MOSFET la. Tou depan de estrikti sikwi a, Rating aktyèl sa a ta dwe aktyèl maksimòm chaj la ka kenbe tèt ak nan tout sikonstans.
Menm jan ak ka a nan vòltaj, designer a dwe asire ke chwazi aMOSFETka kenbe tèt ak evalyasyon aktyèl sa a, menm lè sistèm nan ap jenere kouran Spike. De ka aktyèl yo konsidere yo se mòd kontinyèl ak Spikes batman kè. FDN304P DATASHEET refere paramèt sa a, kote MOSFET a nan eta stable nan mòd kondiksyon kontinyèl, lè aktyèl la ap kontinye ap koule tankou dlo nan aparèy la.
Spikes batman kè yo se lè gen yon gwo vag (oswa Spike) nan aktyèl ap koule tankou dlo nan aparèy la. Yon fwa yo te detèmine aktyèl maksimòm nan kondisyon sa yo, li se tou senpleman yon kesyon de dirèkteman chwazi yon aparèy ki ka kenbe tèt ak aktyèl maksimòm sa a.
Apre w fin chwazi aktyèl la nominal, yo dwe kalkile pèt kondiksyon an tou. Nan pratik, MOSFET yo pa aparèy ideyal paske gen yon pèt pouvwa pandan pwosesis kondiktif la, ki rele pèt kondiksyon.
MOSFET a aji kòm yon rezistans varyab lè li "sou", jan RDS(ON) aparèy la detèmine, epi li varye anpil ak tanperati. Ka dissipation pouvwa a nan aparèy la dwe kalkile soti nan Iload2 x RDS (ON), e depi sou-rezistans lan varye ak tanperati a, dissipation pouvwa a varye pwopòsyonèlman. Pi wo VGS vòltaj aplike nan MOSFET la, se pi piti RDS (ON) la pral; okontrè se pi wo RDS(ON) la pral. Pou designer nan sistèm, sa a se kote konpwomi yo antre nan jwèt depann sou vòltaj la sistèm. Pou desen pòtab, li pi fasil (ak pi komen) pou itilize pi ba vòltaj, pandan y ap pou desen endistriyèl yo ka itilize pi wo vòltaj.
Remake byen ke rezistans nan RDS (ON) leve yon ti kras ak aktyèl. Yo ka jwenn varyasyon sou divès paramèt elektrik rezistans RDS(ON) nan fèy done teknik manifakti a bay.
Detèmine kondisyon tèmik Pwochen etap la nan chwazi yon MOSFET se kalkile kondisyon tèmik sistèm nan. Designer a dwe konsidere de senaryo diferan, ka ki pi mal la ak ka a vre. Li rekòmande pou itilize kalkil pou pi move ka a, paske rezilta sa a bay yon pi gwo maj sekirite epi asire ke sistèm lan pa pral echwe.
Genyen tou kèk mezi yo dwe okouran de sou laMOSFETfich done; tankou rezistans nan tèmik ant junction semi-conducteurs nan aparèy la pake ak anviwònman an anbyen, ak tanperati a junction maksimòm. Tanperati junction aparèy la egal a maksimòm tanperati anbyen an plis pwodwi rezistans tèmik ak pouvwa dissipation (tanperati junction = maksimòm tanperati anbyen + [tèmik rezistans x pouvwa dissipation]). Soti nan ekwasyon sa a ka dissipation pouvwa maksimòm nan sistèm nan dwe rezoud, ki se pa definisyon egal a I2 x RDS(ON).
Depi designer a te detèmine maksimòm aktyèl la ki pral pase nan aparèy la, RDS(ON) ka kalkile pou diferan tanperati. Li enpòtan sonje ke lè w ap fè fas ak modèl tèmik senp, designer a dwe konsidere tou kapasite chalè nan patiraj la junction semiconductor/aparèy ak patiraj la/anviwònman; sa vle di, li nesesè pou tablo sikwi enprime a ak pake a pa chofe imedyatman.
Anjeneral, yon PMOSFET, pral gen yon dyod parazit prezan, fonksyon dyod la se anpeche koneksyon ranvèse sous-drenaj la, pou PMOS, avantaj sou NMOS se ke vòltaj vire-sou li yo ka 0, ak diferans lan vòltaj ant la. DS vòltaj se pa anpil, pandan ke NMOS la sou kondisyon mande pou VGS la pi gran pase papòt la, ki pral mennen nan vòltaj la kontwòl se inevitableman pi gran pase vòltaj ki nesesè yo, epi pral gen pwoblèm nesesè. PMOS se chwazi kòm switch kontwòl la, gen de aplikasyon sa yo: premye aplikasyon an, PMOS la pote soti nan seleksyon an vòltaj, lè V8V egziste, Lè sa a, vòltaj la tout bay pa V8V, PMOS la pral etenn, VBAT la. pa bay vòltaj VSIN a, epi lè V8V a ba, VSIN a mache ak 8V. Remake byen baz R120, yon rezistans ki piti piti rale vòltaj pòtay la pou asire bon PMOS vire sou, yon danje eta ki asosye ak gwo enpedans pòtay ki dekri pi bonè.
Fonksyon D9 ak D10 se pou anpeche vòltaj back-up, epi D9 ka omisyon. Li ta dwe remake ke DS la nan kous la aktyèlman ranvèse, se konsa ke fonksyon an nan tib la oblije chanje pa ka reyalize pa kondiksyon nan dyòd la tache, ki ta dwe te note nan aplikasyon pratik. Nan kous sa a, siyal kontwòl PGC kontwole si V4.2 bay pouvwa P_GPRS. Sikwi sa a, sous la ak terminaux drenaj yo pa konekte ak opoze a, R110 ak R113 egziste nan sans ke R110 kontwòl pòtay aktyèl la pa twò gwo, R113 kontwòl pòtay nòmal, R113 rale-up pou segondè, kòm nan PMOS, men tou ka wè kòm yon rale-up sou siyal kontwòl la, lè broch yo entèn MCU ak rale-up, se sa ki, pwodiksyon an nan louvri-drenaj la lè pwodiksyon an pa kondwi PMOS la koupe, nan moman sa a, Li pral bezwen yon vòltaj ekstèn bay rale-up la, kidonk rezistans R113 jwe de wòl. r110 kapab pi piti, pou 100 ohms kapab.
MOSFET ti pake gen yon wòl inik pou jwe.
Tan pòs: Apr-27-2024